Chiffre-clé : 87%

Catégorie(s) : Actualités, Industrie, Recherche

Publié le : 1 décembre 2011

Il est rare que les « premières » technologiques des chercheurs débouchent tout de suite sur des rendements de fabrication élevés pour des produits fonctionnels. Aussi, on peut se féliciter des 87% de rendement obtenus sur des démonstrateurs de circuits 3 D pour applications sans fil. Par rapport au même circuit en 2 D, ces démonstrateurs intègrent plusieurs avancées réalisées par STMicroelectronics et le Leti, notamment un design partitionné de 2 composants, des vias et le routage des interconnexions en face arrière puis le stacking des 2 composants, le tout sur une filière CMOS 65 nm.

Ce résultat ouvre la voie à d’autres applications. Il consacre la réussite d’un programme de plusieurs années avec BrewerScience, EVG, Amat, les deux sites grenoblois de ST et STEricsson.

Contact : severine.cheramy@cea.fr

En naviguant sur notre site, vous acceptez que des cookies soient utilisés pour vous proposer des contenus et services adaptés à vos centres d’intérêts. En savoir plus
X